Поможем написать учебную работу
Если у вас возникли сложности с курсовой, контрольной, дипломной, рефератом, отчетом по практике, научно-исследовательской и любой другой работой - мы готовы помочь.
Если у вас возникли сложности с курсовой, контрольной, дипломной, рефератом, отчетом по практике, научно-исследовательской и любой другой работой - мы готовы помочь.
1.Найбільш розповсюджені технології виробництва сучасних програмованих логічних інтегральних схем
complex programmable logic device
field-programmable gate array
2. Макрокомірка складається з наступних компонентів
Look-Up Table
Тригер
логіки по входах тригера
3. Основні елементи внутрішньої структури FPGA
блоки логічних масивів
програмований масив внутрішніх з'єднань" - programmable interconnect array (PIA)
блоки управління вводу / виводу
4. Структура CPLD
Блок вводу/виводу
Функціональні блоки
Матриця перемикань
Контролер програмування та jtag-контролер
5.Підходи до проектування структури ПЛІС
логічного проектування;
схемного проектування;
проектування за допомогою мов опису апаратного забезпечення.
6. Способи опису проекту в системі Max plus II
Графічний спосіб опису;
Опис за допомогою часових діаграм;
Опис за допомогою тимчасових діаграм;
Опис на мовах високого рівня;
Опис на мовах середнього рівня;
Опис на мові низького рівня;
7. Мови опису апаратури, який підтримує Max plus II
VHDL
Verilog HDL
AHDL
Active-HDL
8. Відмітити (о)обовязкові і (н)необовязкові розділи проекту на мові AHDL
оператор заголовка (Title Statement),
оператор включення (Include Statement),
секцію підпроекту (Subdesign Section),
секцію змінних (Variable Section)
секцію логіки (Logic Section)
оператор константи (Constant Statement),
оператор визначення (Define Statement),
оператор параметрів (Parameters Statement)
9. Секція змінних може містити наступні конструкції:
объявление приклада (Instance Declaration); объявление вузла (Node Declaration);
объявление регістра (Register Declaration);
объявление кінцевого автомата (State Machine Declaration);
объявление псевдоніма кінцевого автомата (Machine Alias Declaration); оператор IF GENERATE (IF GENERATE Statement).
10. Ім'я групи в AHDL може бути задано такими способами:
одномірним,
двомірним
послідовним.
11.реалізації умовної логіки
IF THEN
CASE
Таблиці істинності
12.Відмінність параметрів від констант,
може бути задане поза тим текстовим описом у якому цей параметр визначений і використовується.
13. типи примітивів:
примітиви тригерів: синхронних тригерів і тригера засувки
14.Стандартні керуючі входи цифрових автоматів у AHDL
res;
clk ;
reset ;
enable;
ena .
15. Задання цифрових автоматів у AHDL
16. Відмітити правильні оголошення цифрового автомата
fcont: machine with states (f0, f1, f2, f3)
fcont: machine of bits (ba, bb, bc, bd)
1.Найбільш розповсюджені технології виробництва сучасних програмованих логічних інтегральних схем
2. Макрокомірка складається з наступних компонентів
3. Основні елементи внутрішньої структури FPGA
4. Структура CPLD
5. Підходи до проектування структури ПЛІС
6. Способи опису проекту в системі Max plus II
7. Мови опису апаратури, який підтримує Max plus II
8. Відмітити (о)обовязкові і (н)необовязкові розділи проекту на мові AHDL
9. Секція змінних може містити наступні конструкції:
10. Ім'я групи в AHDL може бути задано такими способами:
11. Реалізації умовної логіки