У вас вопросы?
У нас ответы:) SamZan.net

вариантов реализации коммутационной матрицы для 8 портов дано на рис

Работа добавлена на сайт samzan.net: 2016-03-13

Поможем написать учебную работу

Если у вас возникли сложности с курсовой, контрольной, дипломной, рефератом, отчетом по практике, научно-исследовательской и любой другой работой - мы готовы помочь.

Предоплата всего

от 25%

Подписываем

договор

Выберите тип работы:

Скидка 25% при заказе до 20.5.2025

Коммутаторы на основе коммутационной матрицы

Коммутационная матрица обеспечивает основной и самый быстрый способ взаимодействия процессоров портов, именно он был реализован в первом промышленном коммутаторе локальных сетей. Однако реализация матрицы возможна только для определенного числа портов, причем сложность схемы возрастает пропорционально квадрату количества портов коммутатора (рис. 4.31).

Более детальное представление одного из возможных вариантов реализации коммутационной матрицы для 8 портов дано на рис. 4.32. Входные блоки процессоров портов на основании просмотра адресной таблицы коммутатора определяют по адресу назначения номер выходного порта. Эту информацию они добавляют к байтам исходного кадра в виде специального ярлыка — тэга (tag). Для данного примера тэг представляет собой просто 3-разрядное двоичное число, соответствующее номеру выходного порта.

Рис. 4.31. Коммутационная матрица

Рис. 4.32. Реализация коммутационной матрицы 8x8 с помощью двоичных переключателей

Матрица состоит из трех уровней двоичных переключателей, которые соединяют свой вход с одним из двух выходов в зависимости от значения бита тэга. Переключатели первого уровня управляются первым битом тэга, второго — вторым, а третьего — третьим.

Матрица может быть реализована и по-другому, на основании комбинационных схем другого типа, но ее особенностью все равно остается технология коммутации физических каналов. Известным недостатком этой технологии является отсутствие буферизации данных внутри коммутационной матрицы — если составной канал невозможно построить из-за занятости выходного порта или промежуточного коммутационного элемента, то данные должны накапливаться в их источнике, в данном случае — во входном блоке порта, принявшего кадр. Основные достоинства таких матриц — высокая скорость коммутации и регулярная структура, которую удобно реализовывать в интегральных микросхемах. Зато после peaлизации матрицы NxN в составе БИС проявляется еще один ее недостаток — сложность наращивания числа коммутируемых портов.




1. М- Мысль 1995 590 [1] с1
2. Контрольная работа- Анализ типовых роботизированных технологических комплексов (РТК) сборки
3. Курсовая работа- Организация, оформление и учет лизинговых операций в кредитных организация
4. тема следующих одно за другим перевоплощений переходов из одной телесной оболочки в другую
5. БУХГАЛТЕРСКОЕ ДЕЛО Методические указания к выполнению контрольной работы
6. Der fll Wgner К генеалогии морали
7. ТЕМАТИКА раздел Математическое программирование Тема 1
8. Детская игра-кругосветка Огонь олимпа
9. задание 1Выполнила Бумбу Дарья III ГМУ I группа 1
10. Методика і практика вузівського викладання